加入收藏 | 设为首页 | 会员中心 | 我要投稿 应用网_丽江站长网 (http://www.0888zz.com/)- 科技、建站、数据工具、云上网络、机器学习!
当前位置: 首页 > 综合聚焦 > 移动互联 > 通讯 > 正文

晶体管密度至多提高50%!英特尔新研究欲加快芯片微缩

发布时间:2021-12-17 00:03:39 所属栏目:通讯 来源:互联网
导读:近日,英特尔研究团队公布最新研究论文,展示了一种堆叠晶体管的方法,能够使单位面积芯片上晶体管数量增加30%-50%。公司表示,未来十年将继续加速芯片微缩的速度。 据路透社报道,英特尔正努力在生产最
近日,英特尔研究团队公布最新研究论文,展示了一种堆叠晶体管的方法,能够使单位面积芯片上晶体管数量增加30%-50%。公司表示,未来十年将继续加速芯片微缩的速度。
 
据路透社报道,英特尔正努力在生产最小、速度最快的芯片方面夺回领头羊之位,虽然CEO基辛格已经制定了2025年重新夺回领先地位的计划,但公司研究团队在旧金山举行的一次国际会议上公布的工作进展,让人们看到了英特尔在2025年后的竞争计划。
 
据悉,英特尔将更多计算能力整合到芯片中的方法之一是在三维空间中增加芯片堆叠或小芯片(chiplet)。除了提高晶体管密度外,研究团队展示的另一技术,可以让堆叠的芯片之间的连接数量增加10倍,这意味着更复杂的芯片可以堆叠在一起。
 
英特尔元件研究部门主管兼高级首席工程师Paul Fischer在接受路透采访时表示:"通过将芯片直接堆叠在一起,我们明显节省了面积。"“我们正在缩短互连长度,真正节约能源,这不仅提高了成本效率,还提高了性能。”

(编辑:应用网_丽江站长网)

【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容!

    热点阅读